24小时热门版块排行榜    

CyRhmU.jpeg
查看: 2309  |  回复: 9
当前只显示满足指定条件的回帖,点击这里查看本话题的所有回帖

husthuangbin

金虫 (小有名气)

[交流] 半导体电性能测试,Si片背面电极制备已有4人参与

大家好,目前我在做MOS的电性能测试(CV、IV),但是实验室的探针台只能在正面扎针,请问怎样才能将Si片背面的电极引出来呢?
此外我试过用HF酸去除部分硅片表面的绝缘层,制作了如下的表面电极结构,但是测试之后得到的CV曲线与使用的Si片趋势刚好相反,我使用的基底是P型硅,得到的却是N型硅的CV曲线,请问这会不会可能是HF酸没有腐蚀干净呢?

图片1.png



CV-test-HF-750um-different frequency.jpg
回复此楼

» 收录本帖的淘帖专辑推荐

半导体技术

» 猜你喜欢

已阅   回复此楼   关注TA 给TA发消息 送TA红花 TA的回帖

yswyx

专家顾问 (著名写手)


★ ★
小木虫: 金币+0.5, 给个红包,谢谢回帖
yanhualover: 金币+1, 谢谢参与,期待更精彩。 2012-12-02 23:52:31
引用回帖:
6楼: Originally posted by husthuangbin at 2012-11-20 08:20:35
好像是的,Al2O3那一端是氧化铝电容与SiO2电容串联,如果金电极那一端也相当于电容的话确实会这样子;退火能够消除这个影响吗?...

理论上退火是可以的,但是实际上Au的欧姆接触很不好控制,因为半导体工艺中极少用Au,Au是重金属杂质。
我的意见是,重新做。用双抛的片子,在硅片的背面做欧姆接触,做金属电极,然后再在正面PECVD钝化层,再做你的Al2O3,再做电极。这种做过欧姆接触的片子我这儿也许能找到现成的,需要的话可以联系我,我翻翻看。
或者是,直接把Au电极扒掉,直接扎在Si上试试。如果你是高掺杂的硅的话,可能还不会有事。
7楼2012-11-20 08:49:11
已阅   回复此楼   关注TA 给TA发消息 送TA红花 TA的回帖
查看全部 10 个回答

yswyx

专家顾问 (著名写手)



小木虫: 金币+0.5, 给个红包,谢谢回帖
就一个问题,你的Si和Au这个界面,做了欧姆接触了吗?
2楼2012-11-19 11:34:20
已阅   回复此楼   关注TA 给TA发消息 送TA红花 TA的回帖

husthuangbin

金虫 (小有名气)

大侠,我是直接用掩膜版溅射镀金的,不知道这个会不会对测试产生很大的影响?
3楼2012-11-19 11:38:39
已阅   回复此楼   关注TA 给TA发消息 送TA红花 TA的回帖

husthuangbin

金虫 (小有名气)

引用回帖:
2楼: Originally posted by yswyx at 2012-11-19 11:34:20
就一个问题,你的Si和Au这个界面,做了欧姆接触了吗?

大侠,我是直接用掩膜版溅射镀金的,不知道这个会不会对测试产生很大的影响?
4楼2012-11-19 11:38:56
已阅   回复此楼   关注TA 给TA发消息 送TA红花 TA的回帖
普通表情 高级回复(可上传附件)
信息提示
请填处理意见