| 查看: 405 | 回复: 1 | ||||||||
| 本帖产生 1 个 基金HEPI ,点击这里进行查看 | ||||||||
[求助]
90407008/F040206摘要求助
|
||||||||
谢谢,小木虫。 |
» 猜你喜欢
临港实验室与上科大联培博士招生1名
已经有7人回复
想换工作。大多数高校都是 评职称时 认可5年内在原单位取得的成果吗?
已经有4人回复
带资进组求博导收留
已经有9人回复
求助大佬们,伤口沾上了乙腈
已经有6人回复
26申博自荐
已经有6人回复
最近几年招的学生写论文不引自己组发的文章
已经有9人回复
A期刊撤稿
已经有4人回复
tjcdp
荣誉版主 (知名作家)
- 基金HEPI: 621
- 应助: 155 (高中生)
- 贵宾: 1.694
- 金币: 45992.8
- 散金: 2101
- 红花: 37
- 沙发: 7
- 帖子: 8262
- 在线: 1807小时
- 虫号: 195921
- 注册: 2006-02-24
- 性别: GG
- 专业: 其他无机非金属材料
- 管辖: 无机非金属
【答案】应助回帖
tanex(金币+5, 基金HEPI+1): ★★★★★最佳答案 2012-01-13 19:46:32
|
摘要:随着集成电路设计嵌入多芯核的系统芯片SoC发展,测试SoC芯片面临许多挑战,即系统复杂性和测试数据量的增加,内部块的不可进入性.为了解决SoC难以测试问题,本项目开展对SoC的可测试性设计研究,采用外建自测试技术(BOST),优化芯片内外之间的测试源划分,将"测试与生成"测试方法中的测试数据存储部分分离到SoC芯片之外,芯片中仅仅保留一个测试模式生成状态机,减少测试器在芯片上的硬件开销。对测试数据存储部分,研究各种编码技术以及嵌入确定测试模式于时序状态机的方法,实现多芯核的测试模式统一压缩优化、并行测试、共享外部测试数据存储源,以便达到减少ATE与SoC之间的总体数据传输量和传输通道数,生成一个简单的通讯协议,从而降低ATE设备成本,同时也为开发有效的SoC测试方法提供充分的科学依据,对我国国民经济和现代化国防建设具有重要意义。 系统芯片SoC外建自测试方法研究 负责人:梁华国 金额:27万 申请时间:2004 学科代码:系统芯片SoC的验证与测试理论(F040206) 项目批准号:90407008 申请单位:合肥工业大学 研究类型:应用基础研究 |
2楼2012-01-12 20:39:54













回复此楼