| 查看: 641 | 回复: 3 | |||
| 当前主题已经存档。 | |||
| 当前只显示满足指定条件的回帖,点击这里查看本话题的所有回帖 | |||
[交流]
【求助】为什么单片机接地电阻都是10千欧【已搜无重复】
|
|||
|
【求助】为什么单片机接地电阻都是10千欧? [ Last edited by sinapdb on 2008-9-8 at 13:40 ] |
» 猜你喜欢
导师想让我从独立一作变成了共一第一
已经有8人回复
博士读完未来一定会好吗
已经有23人回复
到新单位后,换了新的研究方向,没有团队,持续积累2区以上论文,能申请到面上吗
已经有11人回复
读博
已经有4人回复
JMPT 期刊投稿流程
已经有4人回复
心脉受损
已经有5人回复
Springer期刊投稿求助
已经有4人回复
小论文投稿
已经有3人回复
申请2026年博士
已经有6人回复
bigmouth1027
新虫 (初入文坛)
- 应助: 0 (幼儿园)
- 金币: 34.7
- 帖子: 15
- 在线: 2.8小时
- 虫号: 187025
- 注册: 2006-02-16
- 性别: GG
- 专业: 计算机应用技术
|
这是由单片机的硬件特性决定的 一个CMOS门的输入端阻抗很高,没有处理,在悬空状况下很容易捡拾到干扰,如果能量足够甚至会导致击穿或者闩锁,导致器件失效。如果电平一直处于中间态,那输出就可能是不确定的情况,也可能是上下MOS都导通,对器件寿命造成影响。 所以需要通过上下拉电阻给信号管脚一个默认状态,一个锁定功能。 上拉还是下拉?要看需要。一方面器件可能又要求,另一方面,比如总线上两个器件,使能控制都是高有效,那么最好下拉,否则当控制信号没有建立的时候就会出现两个冲突,可能烧片。如果计算机总线上面挂了一个D/A,上电复位信号要对它清零或者预置,那么总线可以上下拉到你需要的数字。 一般来讲,上下拉电阻的阻值选取,按照管脚能承受的电流大小来定,即R=U/I,这会得到一个范围。 很多场合下拉电阻取值比上拉电阻要小,这个是历史遗留问题。如上面所说,TTL电路上拉时输入3集管基射反偏,没有什么电流,但是下拉时要能够使得输入晶体管工作,这个在TTL的手册中可以查到。 也是为了这个历史遗留问题,有些CMOS器件内部采用了上拉,这时它会告诉你可以不处理这些管脚,但是这时你就要注意了,因为下拉再用10K可能不好使,因为也许内置的20K电阻和外置的10K把电平固定在了1V左右。 有时候你会看到150欧姆或者50欧姆左右的上下拉电阻,尤其是在高速电路中会看到。 150欧姆电阻下拉一般在PECL逻辑中出现。PECL逻辑输出级是设计开路的电压跟随器,需要你用电阻来建立电压。 50欧姆的电阻在TTL电路中用的不多,因为静态功耗实在是比较大。在CML电路和PECL电路中兼起到了端接和偏置的作用。 |
4楼2008-07-29 13:19:39













回复此楼